广告
广告
Cadence推Tempus™时序签收解决方案 简化复杂IC的开发
您的位置 资讯中心 > 行业资讯 > 正文

Cadence推Tempus™时序签收解决方案 简化复杂IC的开发

2013-05-22 11:19:40 来源:大比特商务网 点击:1505

【哔哥哔特导读】为简化和加速复杂IC的开发,Cadence设计系统公司今天推出Tempus™ 时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。

摘要:  为简化和加速复杂IC的开发,Cadence设计系统公司今天推出Tempus 时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。

关键字:  ICCadence时序签收解决方案

要点:

Tempus时序签收解决方案提供的性能比传统的时序分析解决方案提升了一个数量级。

可扩展性,能够对具有上亿个实例的设计进行全扁平化分析。

集成的签收精度的时序收敛环境利用创新的考虑物理layout的ECO技术,可以使设计闭合提前数周时间。

为简化和加速复杂IC的开发,Cadence设计系统公司今天推出Tempus 时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。Tempus 时序签收解决方案代表了时序签收工具的一种新方法,它不仅使客户压缩时序签收收敛与分析的时间,实现更快流片(tape out),同时又能减少不必要的对时序分析结果的悲观,降低设计的面积和功耗。

“Cadence的使命就是帮客户打造伟大和成功的产品,” Cadence公司总裁兼首席执行官陈立武表示。“在当今复杂的系统级芯片上,能及时实现设计收敛从而抓住上市时机是一项重大的挑战。为了应对这项挑战,我们与客户及行业合作伙伴紧密合作,共同开发出了Tempus时序签收解决方案。”

Tempus 时序签收解决方案中推出的新功能有:

市场上第一款大型分布式并行时序分析引擎,它可以扩展到使用多达数百个CPU。

并行架构使得Tempus 时序签收解决方案能分析含数亿实例的设计,同时又不会降低准确性。

新的基于路径式分析引擎,利用多核处理,可以减少对时序分析结果的悲观。利用其性能上的优势,Tempus 时序签收解决方案对基于路径式分析的使用可以比其他的解决方案更为广泛。

多模多角 (MMMC) 分析和考虑物理layout的时序收敛,采用多线程和分布式并行时序分析。

Tempus 时序签收解决方案的先进功能能够处理包含了数亿单元实例的设计,同时又不会降低准确性。客户初步使用结果显示,Tempus 时序签收解决方案能在数天时间内即在一个设计上实现时序收敛,而传统的流程在同一设计上可能要耗费数周的时间。

“目前,花费在时序收敛与签收上的时间接近整个设计实现流程时间的40%。复杂设计对实现时序收敛提出了更高的要求,传统的签收流程却没有能跟上这种需求的步伐。”Cadence主管芯片实现部门芯片签收与验证业务的公司副总裁Anirudh Devgan表示,“Tempus 时序签收解决方案利用了多处理和ECO特性,比传统流程更快达到签收,是时序签收工具在创新和性能方面取得的重大进步。”

“我们很高兴看到Cadence在静态时序分析(STA)领域取得了新的进展,” 德州仪器处理器开发总监Sanjive Agarwala表示。“在我们转向更先进的制程节点后,时序收敛变得更加困难。所幸的是,Cadence迎难而上,提供了新的技术来解决这些复杂的设计收敛问题。”

上市计划

Tempus 时序签收解决方案预计在2013年第3季度上市。Cadence计划在2013年6月3日-5日在德克萨斯州奥斯汀举办的设计自动化大会DAC上演示这一工具的先进功能。

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;

阅读延展
IC Cadence 时序签收 解决方案
  • 如何将信号清晰度带入高性能连接器设计?

    如何将信号清晰度带入高性能连接器设计?

    112G信号完整性的白皮书,介绍了广泛的Cadence技术,涵盖了很多的内容,包括从112G SerDes设计IP(DIP),到通道的IBIS和AMI模型,再到用于复杂连接器和电缆3D分析的Clarity 3D Solver。

  • Cadence完成1500万美元A轮融资 开发神经系统可植入设备

    Cadence完成1500万美元A轮融资 开发神经系统可植入设备

    10月14日消息,生物技术公司Cadence Neuroscience(Cadence)宣布完成1500万美元A轮融资。

  • 采用130nm工艺技术的2.4Ghz CMOS浮动有源电感LNA的设计

    采用130nm工艺技术的2.4Ghz CMOS浮动有源电感LNA的设计

    本文介绍了CMOS有源电感集成电路的设计和优化。这种有源电感器采用Silterra0.13μm技术,并使用Cadence Virtuoso和Spectre RF进行仿真。该有源电感的中心频率为2.4 GHz,符合IEEE 802.11 b / g / n标准。为了减小硅芯片尺寸,在低噪声放大器LNA电路中使用有源电感代替无源电感。该电感器通过低噪声放大器电路进行测试和分析。

  • Cadence推出Voltus-Fi定制型电源完整性解决方案

    Cadence推出Voltus-Fi定制型电源完整性解决方案

    全球电子设计创新领先公司Cadence设计系统公司(NASDAQ:CDNS)今天宣布推出Cadence® Voltus™-Fi定制型电源完整性解决方案(Cadence® Voltus™-Fi Custom Power Integrity Solution),具备晶体管级的电迁移和电流电阻压降分析技术(EMIR),获得晶圆厂在电源签收中SPICE级精度的认证,从而创建了设计收敛的最快路径。

  • 瑞昱半导体获授权使用Cadence Tensilica HiFi 音频/语音DSP IP内核

    瑞昱半导体获授权使用Cadence Tensilica HiFi 音频/语音DSP IP内核

    【中国,2013年8月22日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,瑞昱半导体公司(Realtek Semiconductor Corp)获得Cadence Tensilica(Cadence® Tensilica®)授权,可使用HiFi 音频/语音DSP(数字信号处理器)IP内核。

  • 华力微电子开发55纳米平台的参考设计流程

    华力微电子开发55纳米平台的参考设计流程

    【中国,2013年8月15日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)与上海华力微电子有限公司,今天共同宣布华力微电子基于Cadence ® Encounter® 数字技术交付出55纳米平台的参考设计流程。从现在起,华力微电子首次在其已建立的55 纳米工艺平台上实现了从 RTL到GDSII的完整流程,它也是Cadence与上海华力紧密合作的结

  • 台积电认可Cadence Tempus时序签收工具用于20纳米设计

    台积电认可Cadence Tempus时序签收工具用于20纳米设计

    【中国,2013年5月24日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS) 今天宣布,台积电(TSMC)在20纳米制程对全新的Cadence® Tempus™时序签收解决方案提供了认证。该认证意味着通过台积电严格的EDA工具验证过的Cadence Tempus 时序签收解决方案能够确保客户实现先进制程节点的最高精确度标准。

  • Cadence推Tempus™时序签收解决方案 简化复杂IC的开发

    Cadence推Tempus™时序签收解决方案 简化复杂IC的开发

    为简化和加速复杂IC的开发,Cadence设计系统公司今天推出Tempus™ 时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。

  • Cadence推出Tempus™时序签收解决方案

    Cadence推出Tempus™时序签收解决方案

    近日,为简化和加速复杂IC的开发,Cadence 设计系统公司 (NASDAQ:CDNS) 推出Tempus™ 时序签收解决方案。这是一款新的静态时序分析与收敛工具,旨在帮助系统级芯片 (SoC) 开发者加速时序收敛,将芯片设计快速转化为可制造的产品。Tempus™ 时序签收解决方案代表了时序签收工具的一种新方法,它不仅使客户压缩时序签收收敛与分析的时间,实现更快流片(ta

微信

第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!

发表评论

  • 最新评论
  • 广告
  • 广告
  • 广告
广告
粤B2-20030274号   Copyright Big-Bit © 2019-2029 All Right Reserved 大比特资讯 版权所有     未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任