哔哥哔特商务网旗下:
当前位置: 首页 » 下载 » »

基于FPGA内部加法器的ps级DPWM实现

PDF文档
  • 文件类型:PDF文档
  • 更新日期:2019-12-05 09:43
  • 浏览次数:5331
  • 下载次数:221
  • 进入下载
广告
详细介绍
随着开关电源逐渐往高频化数字化方向发展,开关频率的提高对数字控制的精度提出了越来越高的要求。本文提出了一种基于低成本FPGA内部加法器延迟原理的ps级DPWM设计方案,可以在50MHz系统硬件晶振时钟下,实现1MHz开关频率、15位分辨率的高精度DPWM。
为了满足电子产品小型化的要求,开关电源高频化数字化的发展趋势日益明显。数字控制相比较DPWM的精度必须向着更高级别提升[1][4]。传统的模拟控制可以实现复杂的控制策略,提高了系统的可靠性和灵活性[1~4][8]。开关电源高频化带来的一个问题即数字控制精度问题日趋突出显现[10]。DPWM 的精度必须向着更高级别提升[1][4]。
本文提出了一种基于低成本FPGA 的新型产生FPGA,利用时钟信号在FPGA 内部加法器中的进位延迟[5][7][9],在系统外部输入时钟频率为50MHz、开关频率为1MHz的情况下,可以产生15位分辨率,可调精度达ps级(100ps以下)的高精度DPWM。
 
 
 
 
 
 
 
详细内容请查看附件
 
 
[ 打印本文 ]  [ 关闭窗口 ]

 
推荐下载
下载排行
浏览排行
粤B2-20030274号   Copyright Big-Bit © 2019-2029 All Right Reserved 大比特资讯 版权所有     未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任