广告
广告
Altera Quartus II软件v13.0支持实现世界上最快的FPGA设计
您的位置 资讯中心 > 新品速递 > 正文

Altera Quartus II软件v13.0支持实现世界上最快的FPGA设计

2013-05-07 10:45:16 来源:半导体器件应用网

【哔哥哔特导读】2013年5月7号,北京——Altera公司 (NASDAQ: ALTR)今天宣布推出Quartus® II软件13.0版,这一软件实现了性能最好的FPGA和SoC,提高了设计人员的效能。28 nm FPGA和SoC用户的编译时间将平均缩短25%。与以前的软件版本相比,该版本可以将面向高端28 nm Stratix® V FPGA的,最难收敛的设计编译时间平均缩短50%。Quart

摘要:  2013年5月7号,北京——Altera公司 (NASDAQ: ALTR)今天宣布推出Quartus® II软件13.0版,这一软件实现了性能最好的FPGA和SoC,提高了设计人员的效能。28 nm FPGA和SoC用户的编译时间将平均缩短25%。与以前的软件版本相比,该版本可以将面向高端28 nm Stratix® V FPGA的,最难收敛的设计编译时间平均缩短50%。Quartus II软件v13.0支持面向Stratix V FPGA的设计,实现业界所有FPGA中最快的Fmax,比最相近竞争产品有两个速率等级优势。

关键字:  FPGA系统集成工具

这一版本还增强了包括基于C的开发套件、基于系统/IP以及基于模型的高级设计流程:

· OpenCL的SDK为没有FPGA设计经验的软件编程人员打开了强大的并行FPGA加速设计新世界。从代码到硬件实现,OpenCL并行编程模型提供了最快的方法。与其他硬件体系结构相比, FPGA的软件编程人员以极低的功耗实现了很高的性能。请参考今天的新闻发布,了解面向OpenCL的SDK的详细信息,以及关于Altera最近发布的面向OpenCL的电路板合作伙伴计划的详细信息。

· Qsys系统集成工具提供对基于ARM®的Cyclone® V SoC的扩展支持。现在,Qsys可以在FPGA架构中生成业界标准AMBA® AHB和APB总线接口。而且,这些接口符合ARM的TrustZone®要求,支持客户在安全的关键系统资源和其他非安全系统资源之间划分整个基于SoC-FPGA的系统。

· DSP Builder设计工具支持系统开发人员在DSP设计中高效的实现高性能定点和浮点算法。新特性包括更多的math.h函数,提高了精度,增强了取整参数,为定点和浮点FFT提供可参数赋值的FFT模块,还有更高效的折叠功能,提高了资源共享能力。

关于Quartus II软件v13.0特性的详细信息,请访问Altera的Quartus II 软件新增功能网页。

价格和供货信息

现在可以下载订购版和免费网络版的Quartus II软件v13.0。Altera的软件订购程序将软件产品和维持费用合并在一个年度订购支付中,简化了获取Altera设计软件的过程。Quartus II软件订户可以收到ModelSim®-Altera入门版软件,以及IP基本套装的全部许可,它包括Altera最流行的IP (DSP和存储器)内核。一个节点锁定的PC许可年度软件订购价格为2,995美元,可以通过Altera的eStore购买。现在可以在Altera网站上单独下载Altera面向OpenCL的SDK。对于一个节点锁定的PC许可,面向OpenCL的SDK年度软件订购的价格是995美元。

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;

阅读延展
FPGA

微信

第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!

发表评论

  • 最新评论
  • 广告
  • 广告
  • 广告
广告
粤B2-20030274号   Copyright Big-Bit © 2019-2029 All Right Reserved 大比特资讯 版权所有     未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任