Libero IDE7.2可提升基于Actel FPGA设计的灵活性
2006-07-19 08:33:41 来源:http://www.aenmag.com
【哔哥哔特导读】Libero IDE7.2可提升基于Actel FPGA设计的灵活性
本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
致力于提供低功耗、高安全性、高可靠性以及高性能半导体技术产品的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC) 宣布SmartFusion®2 SoC FPGA用户现在可以获益于其新近发布的系统创建器(System Builder)设计工具。System Builder是Libero System-on-Chip (SoC)设计环境版本
美高森美公司发布Libero® SoC v10.0 (第十版Libero® SoC)。这一新版Libero集成式设计环境(IDE)可为系统单芯片(SoC)设计人员提供多项新功能,包括提升易用性、增加嵌入式设计流程的集成度,以及“按键式”(“pushbutton”) 设计功能。
爱特公司(Actel Corporation)宣布,其Libero® 黄金(Gold) 版本用户现在可以免费访问IP库,而Libero 白金(Platinum)版本则加入RTL IP库源码,使得设计人员能够通过采用爱特经验证的IP模块系列,更轻易建立功能强大的设计。
爱特公司(Actel Corporation)宣布,公司已经提供应用于新近推出之SmartFusionTM智能混合信号现场可编程门阵列(FPGA)的完备易用的开发环境。这一广泛的生态系统包含内嵌有Synopsys®公司Synplify Pro® 和Identify及Mentor Graphics®公司ModelSim®的Libero® 集成设计环境 (IDE
Actel推出LIBERO IDE 8.6版本继续领跑低功耗设计与分析领域
LIBERO IDE 8.5软件工具,ACTEL全新NANO FPGA产品 Actel公司宣布推出 Libero® 集成设计环境 (IDE) 8.5版本,这套完整的软件设计工具系列已进一步扩展,支持新近推出的nano版本IGLOO® 和ProASIC3®现场可编程门阵列 (FPGA)。Libero IDE 8.5版本还提供对嵌入式数学构件(mathblock) 的例示和配置
第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!
发表评论