广告
广告
Libero IDE7.2可提升基于Actel FPGA设计的灵活性
您的位置 资讯中心 > 产业新闻 > 正文

Libero IDE7.2可提升基于Actel FPGA设计的灵活性

2006-07-19 08:33:41 来源:http://www.aenmag.com

【哔哥哔特导读】Libero IDE7.2可提升基于Actel FPGA设计的灵活性

      Actel公司宣布推出Actel Libero集成设计环境(IDE)的最新版本7.2,具备崭新功能,可提升基於Actel现场可编程门阵列(FPGA)设计的灵活性、效率和性能。LiberoIDE7.2具有强化的SmartGen、SmartTime和SmartPower工具,提供全新的知识产权(IP)核生成功能,以支持Actel的Fusion可编程系统芯片(PSC)产品。Libero IDE7.2还同时为ActelFusion、ProASIC3和RTAX-S系列产品的设计人员,提供增强的时序和功率分析功能。 
      Actel应用解决方案高级市务总监莊正一说:“随着越来越多的系统工程师转向FPGA,LiberoIDE7.2能让这些设计人员全面发挥Fusion平台的功能,而不论是否使用系统级芯片(SoC)、混合信号、分立或模拟设计环境。Actel的承诺是要为客户提供能提升设计人员效率和FPGA器件性能的工具,新推出的IDE具备崭新的SmartGen、SmartTime和SmartPower功能,可以满足设计人员的设计需求之余,并同时降低成本和提高整个系统的可靠性。” 

智能化工具辅助FPGA设计
 
      针对众多常用的IP功能,SmartGen工具会为用户带来设计自动化特性,让设计人员为以Fusion为基础的设计导入现有的IP核及创制新的IP核。新功能包括采样序列生成器、采样序列生成器配置电路和图形化锁相环(PLL)配置器。此外,监控模块变化和相互关联的状态管理功能现可将所获得的信息直接传递给Libero,让设计人员只需点击一下鼠标便可更新所有相关的模块。现在,SmartGen更支持直接更新用以配置模拟系统构件的非挥发性内存,因此能减少或消除冗长的综合迭代过程。 
      Actel的SmartTime时序分析工具提供基于业界标准的静态时序分析功能,包括Synopsys公司的设计约束SDC,以及新的图形化约束界面,因此使到ASIC向混合信号FPGA的过渡更加容易。另一项新增功能是时钟源滞后分析,容许对具抖动的时钟定义约束条件,协助设计人员分析FPGA在其操作环境中的时序。SmartTime也能对内部和外部生成的时钟进行异步信号的恢复和移除时序的正确性检查。 
      Actel SmartPower功耗分析工具的增强功能让用户可进行详细的功耗分析,因而有助于节省功耗、降低成本和提高设计的可靠性。SmartPower现在能分别生成网络、系统门、I/O、RAM、FIFO以及时钟电路的功耗信息,又或根据部件类型逐个模块生成功耗信息。该工具可因应所有已定义的电压进行电力分配检查和功耗比较。此外,SmartPower还可根据启动率估计每个负载的定时和输出功率,使设计人员能更精确地计算出系统功耗。 

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;

阅读延展
Libero

微信

第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!

发表评论

  • 最新评论
  • 广告
  • 广告
  • 广告
广告
粤B2-20030274号   Copyright Big-Bit © 2019-2029 All Right Reserved 大比特资讯 版权所有     未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任