FPGA设计有什么技巧
2020-03-20 13:52:58 来源:编码库 点击:3131
【哔哥哔特导读】FPGA设计跟DSP和ARM系统有所不同,相比之下比较灵活与自由。主要是FPA管脚兼容性的设计,根据电路布局来分FPGA管脚,还有就是FPGA预设测试点。
FPGA设计有别于DSP和ARM系统,相比之下较为灵活和自由。主要是设计构思好专用管脚的电路,通用I/O的连接可以自身定义。因而,FPGA电路设计中会有一些独特的方法能够参照。
1.FPGA管脚兼容性设计
FPGA芯片在选择时要尽可能挑选兼容性好的封裝。那么,在硬件电路设计时,还要考虑到怎样兼容多种多芯片的难题。比如,EP2C8Q208C8和EP2C5Q208 这两个规格型号的FPGA。其芯片仅有十几个I/O管脚定义是不一样的。在EP2C5Q208 芯片上,这几个I/O是通用I/O管脚,而在EP2C8Q208C8芯片上,它们分别是电源和地信号。为了能确保两个芯片在同样的电路板上都能工作,我们就要依照EP2C5Q208 的规定 来把相匹配管脚连接到电源和地平面。由于,通用的I/O能够连接到电源或地信号,可是电源或地信号却不可以作为通用I/O。在同样封裝、兼容多个型号FPGA的设计中,一般标准就是依照通用I/O数量少的芯片来设计电路。
2.依据电路合理布局来分配管脚功能
FPGA的通用I/O功能定义可以依据需求来确定。在电路图设计的步骤中,假如可以依据PCB的合理布局来相对应的调整原理图中FPGA的管脚定义,就可以使后期的走线工作更圆满。比如,SDRAM芯片在FPGA的左边。在FPGA的管脚分配时,应当把与SDRAM有关的信号分配在FPGA的左边管脚上。那样,就能够确保SDRAM信号的走线间距最短,实现最好的信号完整性。
3.FPGA预设测试点
现阶段FPGA提供的I/O数量愈来愈多,除开可以满足设计需求的I/O外,也有一部分剩余I/O没有定义。这些I/O能够作为预留的测试点来使用。比如,在测试与FPGA相接的SDRAM工作时序情况时,用示波器精确测量 SDRAM有关管脚会很难。并且SDRAM输出功率较高,直接精确测量会引入附加的阻抗,影响SDRAM的正常工作。假如FPGA有预留的测试点,能够将测试的信号从FPGA内部特指到预留的测试点上。那样既能测试到这种信号的波形,又不容易影响SDRAM的工作。假如电路测试过程中发觉必须飞线才可以解决问题,那么这些预留的测试点可以 作为飞线的过渡点。
声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,我们将及时更正、删除,谢谢。
越来越多的工程师选择可编程逻辑器件(PLD)、复杂PLD(CPLD)或现场可编程门阵列(FPGA),从而帮助减小解决方案尺寸、降低设计和制造成本、管理其供应链,并缩短产品上市时间。
随着物联网、大数据以及人工智能时代的到来,数据中心的信息处理需求激增,CPU、GPU和FPGA等芯片处理器的处理能力逐渐增强,并向微型化发展。
在被英特尔收购了9年之后,昔日的FPGA巨头又带着它的名字回来了,FPGA市场或将迎来一个全新的时代。
现在有多种方式可以实现报警功能,例如使用MCU、现场可编程门阵列(FPGA)或复杂可编程逻辑器件(CPLD)、集成蜂鸣器、音频编解码器或分立式运算放大器和胶合逻辑。
联合解决方案提供基于FPGA的、高速可编程的智能网卡(SmartNIC)。Napatech基于FPGA的SmartNIC通过提供可定制的数据处理加速功能,消除了各种标准服务器平台之间的性能差距。
工业、汽车、通信、航空航天和安防市场对关键任务(Mission-critical)应用的需求越来越大。如今,莱迪思NexusTM技术平台为用于关键任务(Mission-critical)应用的FPGA提供了绝对的优势。
第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“哔哥哔特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得哔哥哔特每日精华内容推送和最优搜索体验,并参与活动!
发表评论